中文 英语

作者的最新帖子


博客评论:7月14日


西门子EDA的Wei-Lii Tan考虑了在云中运行库的特征时的权衡,以及如何思考并行运行CPU,吞吐量的成本和运行时缩减。Synopsys Writer检查HDMI 2.1中的降低的消隐功能,这可以帮助降低传输速率,同时保持分辨率和刷新率完整,可为更高的分辨率脱离...»阅读更多

电源/性能位:7月13日


宾夕法尼亚州立大学的Graphene Pufs研究人员使用石墨烯建议创造能源有效,可扩展性和防止AI攻击的物理不可渗透功能(PUFS)。该团队首先制造了近2,000个相同的石墨烯晶体管。尽管它们的结构相似,但晶体管的电导率由于所产生的固有的随机性而变化......»阅读更多

一周审查:设计,低功率


Tools Aldec通过引入TySOM-M-MPFS250扩展了其嵌入式原型板的TySOM系列,这是计划系列中的第一个采用微芯片PolarFire SoC FPGA MPFS250T-FCG1152并具有双FMC连接的产品。该板包含16Gb FPGA DDR4 x32、16Gb MSS DDR4 x36(带ECC、eMMC、SPI闪存)、64 Kb EEPROM和一个microSD卡插槽。PolarFire SoC是一个5-st。。。»阅读更多

启动资金:2021年6月


六月是自治驾驶公司的大型赛季,三大拉出超过100米。这三个都是在中国的基础,但他们的产品范围从芯片到全罗布西服务。同样在汽车空间,EV电池制造商筹集了超过2亿美元,固态的LIDAR开发商吸引300米,而且那些只是最大的圆形。此外,新的HPC架构,GAA METROL ...»阅读更多

博客评论:7月7日


Cadence的Sangeeta Soni提供了有关PIPE-SerDes体系结构的入门知识,以及一些可能为符合SerDes的PHY和MAC设备带来验证挑战的更改。西门子EDA的Chris Spear揭开了SystemVerilog中$cast()方法的神秘面纱,该方法在运行时而不是编译时检查值,并给出了一些有用的示例。Synopsys的Chris Clark警告说。。。»阅读更多

一周审查:设计,低功率


Tools ImperAs和Valtrix墨迹绘制了一个多年的分发和支持协议,使得Imant Simulation技术和RISC-V参考模型可预先集成在Valtrix Sting中,以进行RISC-V处理器验证。组合解决方案涵盖了用户,特权和调试模式的完整RISC-V规范,包括所有批准的标准扩展,以及近批准(ST ...»阅读更多

博客评论:6月30日


西门子EDA的chrisspear考虑了SystemVerilog中应该表示哪些类,并提供了两大类以及一些有用的UVM技巧。Cadence的Paul McLellan在最近的台积电技术研讨会上聆听主题演讲,包括台积电首席执行官C。C魏的介绍了一些晶圆厂的新产品,如汽车为重点的N5进程。Synopsys的Dennis Kengo Oka说。。。»阅读更多

电源/性能位:6月29日


美国能源部全国可再生能源实验室(NREL),威斯康星大学麦迪逊大学和托莱多大学的持久的光电导率研究人员在金属卤化物钙钛矿半导体中发现了一种独特的效果,可用于神经形态计算系统。目前正在调查佩洛夫斯基酯作为高效的太阳能电池。实际上,...»阅读更多

一周审查:设计,低功率


Synopsys将获得Bistel的半导体和平板显示器解决方案。采购将增加制造质量和效率的集成和全面的产量管理和预测解决方案。Bistel为一系列行业提供工程设备系统和AI应用,可在一系列行业中进行智能制造。“组合Synopsys”和Bistel在Fab Soli的专业知识......»阅读更多

博客评论:6月23日


Synopsys'Manuel Mota显示如何将SOC分成较小的DIES,用于高级封装,并使用芯片到模具接口以实现高带宽,低延迟,低功耗连接可以使超越数据中心受益。西门子EDA的Chris Spear解释了SystemVerilog中的类和对象之间的关系,方便了可视化,并注意到SystemVerilog之间的区别......»阅读更多

← 旧帖子